記
1.名 称 :JIEP超高速高周波エレクトロニクス実装研究会
2.日 時 :平成14年11月29日(金)午後1時30分~5時30分
3.場 所 :回路会館 地下会議室
[地図]
JR中央線西荻窪駅下車徒歩約7分
〒167-0042 東京都杉並区西荻北3-12-2
TEL.03-5310-2010
4.発表講演 :各発表20分、質疑応答10分、○印講演者
- A Study on a Coplanar Bandpass Filter with Transmission Zeros
Using λ/4 Resonators
和田光司、○立見 誠、神山智英、橋本
修(青山学院大学)
- 伝送線路型デカップリング素子の検討
○八木沢 通,越地耕二(東京理科大学)
- 三次元電磁界シミュレータとその応用
○田辺英二(エー・イー・ティー・ジャパン)
- 高速多チャネル配線向け壁付きグランドコプレーナ線路の検討
○久々津直哉、坂本 健、葉玉恒一(NTT MI研)
- LSIパッケージ構造の観点からのEMI詳細検討
○中野 健、須藤俊夫、芳賀 知 (超先端電子技術開発機構)
- 超電導フィルタ
○橋本龍典、相賀史彦、福家浩之、寺島喜昭、山崎六月、加屋野博幸(東芝)
- Siデバイス・プロービングの現状課題を解決する最新オン・ウェーハRFプローブ
○菅原 徹(カスケード・マイクロテック)
5.研究会参加費は無料、事前登録の必要はありません
・当日、受付にて予稿集を1部1000円にて販売いたします。
その際にご記帳または名刺を頂戴いたします。
6.問合せ先
・東芝研究開発センター 井関
E-mail: yuuji.iseki@toshiba.co.jp
・NEC機能材料研究所 井上
E-mail:h-inoue@ab.jp.nec.com
|