社団法人エレクトロニクス実装学会
HomeSitemapContact
 行事案内/今後の行事/EMC設計技術実践講座
学会について
行事案内
今後の行事
過去の行事
主な会場地図
事業の紹介
入会案内
支部の活動
研究会の紹介
学会誌と出版物
学会賞
リンク
賛助会員リスト
会員のページ
今後の行事
*「EMC設計技術実践講座」開講のご案内*
 エレクトロニクス実装学会 電磁特性技術委員会 低ノイズ実装研究会では、現役のプリント基板設計者、電子回路設計者向けに「EMC設計技術実践講座」を下記の内容で開催いたします。
 是非、ご参加いただきたく、ご案内申し上げます。

 今回開講する「EMC設計技術実践講座」は、ノイズ対策コンサルティングやセミナー等で著名なシステムデザイン研究所代表取締役 久保寺忠氏を講師に迎え、商品開発、回路、基板、意匠など、設計現場で活躍中の皆様を対象にノイズの基本から分かり易く解説し、実際に体得してもらうものです。

 デジタル機器の高速、高密度、高機能化のニーズはとどまるところを知らず、その主役を担うLSIは高速、大規模、小型パッケージ化など、日進月歩で技術開発が進んでいます。一方、デジタルシステムにおけるクロックやバス信号の高速化は、反射やクロストークによる誤動作、放射ノイズの増大、外部ノイズによる誤動作など、様々な問題を発生させています。先が見えないノイズの対策は商品の市場機会を逸するでしょうし、予定外の対策は商品コストを押し上げて商品価値を下げてしまいます。問題に直面し、製品を前に慌てて対策本を読みあさっても、難解な法則や式は深い眠りを誘うだけで、明確なヒントを与えてくれません。こんなことにならないように、この機会にノイズと向き合う習慣をつけてはどうでしょうか。

 本講座では単に座学を行うだけではなく、参加者の皆様で10名以下のグループを構成し、モデル回路をベースに各自がCADやシミュレーションツールを操作して基板の設計を行い、各グループ単位で評価基板を作成していただきます。そのうえで、各グループの評価基板のEMIを実際に測定し、その結果を比較することによって、ノイズの大小と基板設計の関係を詳細に分析し、ノイズを低減するための基板設計方法を導出、体験することを目的にしています。

 座学、もの作り、討議など、さまざまな企画を通じて、どなたにも無理なくノイズの特質を理解して頂くことができます。講座の各ステップで、大学、企業に籍を置く電磁特性技術委員会のメンバーを交えた情報、意見交換の機会も予定しています。
 「学会の講座はレベルが高くて難しい」という常識を覆(くつがえ)そうという狙いもこの企画には含まれています。やる気さえあれば、どなたにも満足いただける講座になるよう配慮致します。

 昨年まで過去4回、同講座を開催いたしましたが、それぞれ早い時期に満席となり、ご参加頂いた方々より大変好評を頂いております。

 どうぞ積極的にご参加いただきますようよろしくお願い致します。
電磁特性技術委員会 低ノイズ実装研究会
主 催: (一社)エレクトロニクス実装学会 電磁特性技術委員会 低ノイズ実装研究会
実施期間: 2014年6月より2014年11月まで(計8回)
対象者: プリント基板設計者、回路設計者、意匠設計者、他
参加費: 会  員=35,000円(8回分、消費税込み)
※会員料金は正会員及び賛助会員企業の方に適用されます。
非会員=70,000円(8回分、消費税込み)

※請求書受領後のキャンセルはご遠慮ください。
※クーポン券は使用いただけません。

この機会に本学会へ入会していただきますと、会員価格での参加が可能になります。
学会の年会費については、 http://www.e-jisso.jp/guide/index.html に記載のとおりとなりますので、非会員の方は本学会への入会を是非ご検討ください。
今回新たに入会されます方は、 https://iap-jp.org/jiep/publ/guide/apply.php 上記リンクよりお進みのうえ、必要事項をご記入ください。
”推薦者”の欄に”山下 俊紀(低ノイズ研)”とご記入いただければ、入会金の2,000円を免除させていただきます。
定 員: 60名(定員になり次第、受付を締め切ります。)
スケジュール
(予定):
06/06 キックオフ、座学(1)
10:00-17:30
開講キックオフ、座学(対策事例、なぜノイズが出るのか?、ノイズの基本(電界、磁界、クーロンの法則)、リターン電流経路、信号反射)
06/20  CAD操作習得
10:00~17:30
ツールインストール、CAD操作法習得、グループ作業説明、担当者決定
07/18  実習(1)、座学(2)
10:00~17:30
実習(回路図、仕様決定(層構成)、部品配置)、座学(ノイズ大小基板の比較(2013実践講座より))
07/28  SIシミュレータ操作習得、実習(2)、座学(3)
10:00~17:30
SIシミュレータ操作習得、実習(配線、SIシミュレーション)、座学(電源設計の注意点)
08/08  EMIルールチェッカ操作習得、実習(3)
10:00~17:30
EMIルールチェッカ操作習得、実習(電源、グランド配線、EMIルールチェック)
08/20  実習(4)、設計仕様発表
10:00~17:30
実習(提出用データ作成、設計仕様書作成)、設計仕様発表
10/24  グループ討議
10:00~17:30
グループ討議(遠方界・波形測定結果により、ノイズ大・小基板を比較する)
11/26  グループ討議、発表、閉講式
10:00~17:30
グループ討議(近傍界測定結果を加えノイズ大・小基板を比較する、設計ルール導出、発表用資料作成、グループ発表、閉講式
参加注意事項: 受講上の諸注意(PDF)をご一読ください。
会 場: 回路会館 地下会議室(JR 中央線 西荻窪駅下車徒歩5分)
東京都杉並区西荻北 3-12-2
TEL 03-5310-2010
参加申込書: ---------------------------------------------------
EMC設計技術実践講座 参加申込書
(2014/06-2014/11)

下記事項を記入の上、(一社)エレクトロニクス実装学会までEメール(e-kenkyukai@jiep.or.jp)でお申し込みください。 (上記メールアドレスはSPAM対策のため@を全角で表示しています)

なお、頂きました個人情報につきましては、エレクトロニクス実装学会個人情報保護方針に基づいた管理をさせていただきます。

会員種別: [  ]会員(正会員or賛助会員)
            会員番号(       )
        [  ]今回入会フォームより入会済
        [  ]今後新規入会予定
        [  ]非会員

氏名(フリガナ):

性別: (  )男性  (  )女性

年齢:    歳

会社名:

所属部署名:

あなたの主な業務内容(複数選択可):
[  ]基板設計者 [  ]デジタル回路設計者
[  ]計測技術者 [  ]アナログ回路設計者
[  ]研究者    [  ]EMC専門家
[  ]その他(           )

連絡先:〒
     住所
     電話
     FAX
     メールアドレス
---------------------------------------------------
問合せ/申込先: (一社)エレクトロニクス実装学会
〒167-0042
東京都杉並区西荻北 3-12-2
TEL 03-5310-2010
FAX 03-5310-2011
メール e-kenkyukai@jiep.or.jp
ホームページ http://www.e-jisso.jp/
Copyright